2025-09-05 06:09:35
當(dāng)被測(cè)件進(jìn)入環(huán)回模式并且誤碼儀發(fā)出壓力眼圖的信號(hào)后,被測(cè)件應(yīng)該會(huì)把其從RX 端收到的數(shù)據(jù)再通過TX端發(fā)送出去送回誤碼儀,誤碼儀通過比較誤碼來判斷數(shù)據(jù)是否被 正確接收,測(cè)試通過的標(biāo)準(zhǔn)是要求誤碼率小于1.0×10- 12。 19是用高性能誤碼儀進(jìn) 行PCIe4.0的插卡接收的實(shí)際環(huán)境。在這款誤碼儀中內(nèi)置了時(shí)鐘恢復(fù)電路、預(yù)加重模塊、 參考時(shí)鐘倍頻、信號(hào)均衡電路等,非常適合速率高、要求復(fù)雜的場(chǎng)合。在接收端容限測(cè)試中, 可調(diào)ISI板上Trace線的選擇也非常重要。如果選擇的鏈路不合適,可能需要非常長(zhǎng)的時(shí) 間進(jìn)行Stress Eye的計(jì)算和鏈路調(diào)整,甚至無法完成校準(zhǔn)和測(cè)試。 一般建議事先用VNA 標(biāo)定和選擇好鏈路,這樣校準(zhǔn)過程會(huì)快很多,測(cè)試結(jié)果也會(huì)更加準(zhǔn)確。所以,在PCIe4.0的 測(cè)試中,無論是發(fā)送端測(cè)試還是接收端測(cè)試,都比較好有矢量網(wǎng)絡(luò)分析儀配合進(jìn)行ISI通道 選擇。在PCI-E的信號(hào)質(zhì)量測(cè)試中需要捕獲多少的數(shù)據(jù)進(jìn)行分析?山西PCI-E測(cè)試代理商
這個(gè)軟件以圖形化的界面指導(dǎo)用戶完 成設(shè)置、連接和測(cè)試過程,除了可以自動(dòng)進(jìn)行示波器測(cè)量參數(shù)設(shè)置以及生成報(bào)告外,還提供 了Swing、Common Mode等更多測(cè)試項(xiàng)目,提高了測(cè)試的效率和覆蓋率。自動(dòng)測(cè)試軟件使 用的是與SigTest軟件完全一樣的分析算法,從而可以保證分析結(jié)果的一致性。圖4.15是 PCIe4.0自動(dòng)測(cè)試軟件的設(shè)置界面。
主板和插卡的測(cè)試項(xiàng)目針對(duì)的是系統(tǒng)設(shè)備廠商,需要使用PCI-SIG的測(cè)試夾具測(cè) 試,遵循的是CEM的規(guī)范。而對(duì)于設(shè)計(jì)PCIe芯片的廠商來說,其芯片本身的性能首先要 滿足的是Base的規(guī)范,并且需要自己設(shè)計(jì)針對(duì)芯片的測(cè)試板。16是一個(gè)典型的PCIe 芯片的測(cè)試板,測(cè)試板上需要通過扇出通道(Breakout Channel)把被測(cè)信號(hào)引出并轉(zhuǎn)換成 同軸接口直接連接測(cè)試儀器。扇出通道的典型長(zhǎng)度小于6英寸,對(duì)于16Gbps信號(hào)的插損 控制在4dB以內(nèi)。為了測(cè)試中可以對(duì)扇出通道的影響進(jìn)行評(píng)估或者去嵌入,測(cè)試板上還應(yīng) 設(shè)計(jì)和扇出通道疊層設(shè)計(jì)、布線方式盡量一致的復(fù)制通道(Replica Channel),復(fù)制通道和扇 出通道的區(qū)別是兩端都設(shè)計(jì)成同軸連接方式,這樣可以通過對(duì)復(fù)制通道直接進(jìn)行測(cè)試 推測(cè)扇出通道的特性。 廣西PCI-E測(cè)試故障PCIE 3.0的發(fā)射機(jī)物理層測(cè)試;
·項(xiàng)目2.6Add-inCardLaneMarginingat16GT/s:驗(yàn)證插卡能通過LaneMargining功能反映接收到的信號(hào)質(zhì)量,針對(duì)16Gbps速率。·項(xiàng)目2.7SystemBoardTransmitterSignalQuality:驗(yàn)證主板發(fā)送信號(hào)質(zhì)量,針對(duì)2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ?xiàng)目2.8SystemBoardTransmitterPresetTest:驗(yàn)證插卡發(fā)送信號(hào)的Preset值是否正確,針對(duì)8Gbps和16Gbps速率?!ろ?xiàng)目2.9SystemBoardTransmitterLinkEqualizationResponseTest:驗(yàn)證插卡對(duì)于鏈路協(xié)商的響應(yīng)時(shí)間,針對(duì)8Gbps和16Gbps速率?!ろ?xiàng)目2.10SystemLaneMarginingat16GT/s:驗(yàn)證主板能通過LaneMargining功能反映接收到的信號(hào)質(zhì)量,針對(duì)16Gbps速率?!ろ?xiàng)目2.11AddinCardReceiverLinkEqualizationTest:驗(yàn)證插卡在壓力信號(hào)下的接收機(jī)性能及誤碼率,要求可以和對(duì)端進(jìn)行鏈路協(xié)商并相應(yīng)調(diào)整對(duì)端的預(yù)加重,針對(duì)8Gbps和16Gbps速率。
綜上所述,PCIe4.0的信號(hào)測(cè)試需要25GHz帶寬的示波器,根據(jù)被測(cè)件的不同可能會(huì) 同時(shí)用到2個(gè)或4個(gè)測(cè)試通道。對(duì)于芯片的測(cè)試需要用戶自己設(shè)計(jì)測(cè)試板;對(duì)于主板或者 插卡的測(cè)試來說,測(cè)試夾具的Trace選擇、測(cè)試碼型的切換都比前代總線變得更加復(fù)雜了;
在數(shù)據(jù)分析時(shí)除了要嵌入芯片封裝的線路模型以外,還要把均衡器對(duì)信號(hào)的改善也考慮進(jìn) 去。PCIe協(xié)會(huì)提供的SigTest軟件和示波器廠商提供的自動(dòng)測(cè)試軟件都可以為PCle4. 0的測(cè)試提供很好的幫助。 為什么PCI-E3.0的夾具和PCI-E2.0的不一樣?
隨著數(shù)據(jù)速率的提高,在發(fā)送端對(duì)信號(hào)高頻進(jìn)行補(bǔ)償還是不夠,于是PCIe3.0及 之后的標(biāo)準(zhǔn)中又規(guī)定在接收端(RX端)還要對(duì)信號(hào)做均衡(Equalization),從而對(duì)線路的損 耗進(jìn)行進(jìn)一步的補(bǔ)償。均衡電路的實(shí)現(xiàn)難度較大,以前主要用在通信設(shè)備的背板或長(zhǎng)電纜 傳輸?shù)膱?chǎng)合,近些年也逐漸開始在計(jì)算機(jī)、消費(fèi)類電子等領(lǐng)域應(yīng)用,比如USB3.0、SATA 6G、DDR5中也均采用了均衡技術(shù)。圖4 .4分別是PCIe3 .0和4 .0標(biāo)準(zhǔn)中對(duì)CTLE均衡器 的頻響特性的要求??梢钥吹?,均衡器的強(qiáng)弱也有很多擋可選,在Link Training階段TX 和RX端會(huì)協(xié)商出一個(gè)比較好的組合(參考資料: PCI ExpressR Base Specification 4 .0)。3090Ti 始發(fā)支持 PCIe5.0 顯卡供電接口怎么樣?吉林信息化PCI-E測(cè)試
PCI-e體系的拓?fù)浣Y(jié)構(gòu);山西PCI-E測(cè)試代理商
當(dāng)鏈路速率不斷提升時(shí),給接收端留的信號(hào)裕量會(huì)越來越小。比如PCIe4.0的規(guī)范中 定義,信號(hào)經(jīng)過物理鏈路傳輸?shù)竭_(dá)接收端,并經(jīng)均衡器調(diào)整以后的小眼高允許15mV, 小眼寬允許18.75ps,而PCIe5.0規(guī)范中允許的接收端小眼寬更是不到10ps。在這么小 的鏈路裕量下,必須仔細(xì)調(diào)整預(yù)加重和均衡器的設(shè)置才能得到比較好的誤碼率結(jié)果。但是,預(yù) 加重和均衡器的組合也越來越多。比如PCIe4.0中發(fā)送端有11種Preset(預(yù)加重的預(yù)設(shè)模 式),而接收端的均衡器允許CTLE在-6~ - 12dB范圍內(nèi)以1dB的分辨率調(diào)整,并且允許 2階DFE分別在±30mV和±20mV范圍內(nèi)調(diào)整。綜合考慮以上因素,實(shí)際情況下的預(yù)加 重和均衡器參數(shù)的組合可以達(dá)幾千種。山西PCI-E測(cè)試代理商